石黒 仁揮 (イシクロ ヒロキ)

Ishikuro, Hiroki

写真a

所属(所属キャンパス)

理工学部 電気情報工学科 (矢上)

職名

教授

HP

外部リンク

経歴 【 表示 / 非表示

  • 1999年04月
    -
    2006年03月

    (株)東芝 SoC研究開発センター

  • 2006年04月
    -
    2008年03月

    慶應義塾大学理工学部電子工学科, 専任講師

  • 2008年04月
    -
    2014年03月

    慶應義塾大学理工学部電子工学科, 准教授

  • 2014年04月
    -
    継続中

    慶應義塾大学理工学部電子工学科, 教授

学歴 【 表示 / 非表示

  • 1994年03月

    東京大学, 工学部, 電子工学科

    大学, 卒業

  • 1996年03月

    東京大学, 工学系研究科, 電子工学

    大学院, 修了, 修士

  • 1999年03月

    東京大学, 工学系研究科, 電子工学専攻

    大学院, 修了, 博士

学位 【 表示 / 非表示

  • 工学, 東京大学, 課程, 1999年03月

 

研究分野 【 表示 / 非表示

  • 電子デバイス・電子機器 (LSI回路設計)

研究テーマ 【 表示 / 非表示

  • ディペンダブルVLSIシステム基盤技術, 

    2009年
    -
    2014年

     研究概要を見る

    JST CRESTプロジェクトにて、高信頼ワイヤレス・ソリッド・ステート・ドライブ(SSD)用の非接触データ・電力伝送回路の研究を行っている

  • 極低電力回路・システム技術開発(グリーンITプロジェクト), 

    2009年
    -
    2012年

     研究概要を見る

    0.5Vで動作するマイクロワットオーダーの極低電力アナログ回路および無線回路の研究を行っている。

 

論文 【 表示 / 非表示

  • A Discrete-Time Model for Frequency Modulated Charge Pumps with Synchronized Controller

    Tan Y., Ishikuro H.

    Midwest Symposium on Circuits and Systems (Midwest Symposium on Circuits and Systems)  2020-August   929 - 932 2020年08月

    ISSN  9781538629161

     概要を見る

    © 2020 IEEE. This paper presents a discrete-time based approach for frequency modulated charge pumps with synchronized controller. In order to handle the varying frequency, this paper first introduced a method to calculate the output voltage of an open-loop charge pump with predefined frequencies, which is improved from a fixed frequency open-loop model verified in previous research. Then a closed-loop model is proposed for synchronized frequency controllers. An algorithm is hence created from the closed-loop model to simulate the output of charge pumps. The simulation result shows a competitive accuracy and much faster speed when comparing it with transistor level simulations. Overall, this paper demonstrated its value in terms of modeling the frequency modulated charge pumps and hence assisted the top-down design flow.

  • A Wide Input-Range, Low-Power and Highly Flexible 18 Bit Time-to-Digital Converter with Compact Differential Circuit Topology

    Toth P., Ishikuro H.

    Midwest Symposium on Circuits and Systems (Midwest Symposium on Circuits and Systems)  2020-August   937 - 940 2020年08月

    ISSN  9781538629161

     概要を見る

    © 2020 IEEE. This paper presents a wide-dynamic-range high-resolution time-domain converter concept tailored for low-power sensor interfaces. The unique system structure applies different techniques to reduce circuit complexity, power consumption, and noise sensitivity. A multi-cycle concept, which allows a virtual delay line extension, is applied to achieve high resolution down to 1 ns. At the same time, it expands the dynamic range drastically up to 2.35 ms. Moreover, individually tunable delay elements in the range of 1 ns to 12 ns allow on the one hand on-demand flexible operation in a low- or high-resolution mode for smart sensing applications and flexible power control. On the other hand, delay stage mismatch calibration. The concept of this paper is evaluated through both simulation and hardware by a custom-designed PCB using commercially available components. An HDL state machine operates as control logic on a generic FPGA. The presented concept is highly suitable for on-chip integration.

  • A digital-to-resistance converter with an automatic offset calibration method for evaluating dynamic performance of resistive sensor readout circuits

    Nakagawa S., Miyazaki T., Ishikuro H.

    I2MTC 2020 - International Instrumentation and Measurement Technology Conference, Proceedings (I2MTC 2020 - International Instrumentation and Measurement Technology Conference, Proceedings)  2020年05月

    ISSN  9781728144603

     概要を見る

    © 2020 IEEE. In this paper, a digital-to-resistance converter (DRC) with automatic offset calibration circuits is proposed. This circuit is used to evaluate the dynamic performance of resistive sensor readout circuits. The proposed DRC consists of a digital-to-analog converter, an analog multiplier, a fixed-value reference resistor, and current sources. A wide-range resistance changing at high frequency is achieved with the proposed DRC. In order to minimize the resistance error caused by the offset voltage of op-amps, an automatic offset calibration method is proposed. This developed prototype DRC achieved 96.3 dB dynamic range, 56.1 dB SNDR at 10kHz, and a maximum operating frequency is 100kHz.

  • A linearity testing of cascaded analog mixed-signal blocks using SEIR method

    Ishikawa T., Pai C.W., Ishikuro H.

    I2MTC 2020 - International Instrumentation and Measurement Technology Conference, Proceedings (I2MTC 2020 - International Instrumentation and Measurement Technology Conference, Proceedings)  2020年05月

    ISSN  9781728144603

     概要を見る

    © 2020 IEEE. This paper proposes a method to separate distortions of the input signal, amplifier, and analog-to-digital converter (ADC), which are cascaded blocks in the testing of an analog front-end system. The proposed technique extends the stimulus error identification and removal (SEIR) method to separate the low-quality input test signal, the nonlinearity of amplifier and ADC. The system model was built by using MATLAB/Simulink, and the nonlinearity of the input signal with distortion, amplifier, and ADC were successfully separated. With a 12-bit ADC, the estimation error of each block is less than 1 LSB in the simulation, and the proposed method was verified by measurement. The relations between the estimation error, calculation cost and each parameter in the proposed method are systematically studied.

  • Low-Power and ppm-Level Multimolecule Detection by Integration of Self-Heated Metal Nanosheet Sensors

    Tanaka T., Yanagida T., Uchida K., Tabuchi K., Tatehora K., Shiiki Y., Nakagawa S., Takahashi T., Shimizu R., Ishikuro H., Kuroda T.

    IEEE Transactions on Electron Devices (IEEE Transactions on Electron Devices)  66 ( 12 ) 5393 - 5398 2019年12月

    ISSN  00189383

     概要を見る

    © 1963-2012 IEEE. H2 and NH3 detection with low power consumption was demonstrated by integrated chemiresistive Pt and PtRh nanosheet sensors on glass substrates. The self-heating effects realized low power and local heating of metal nanosheet sensors, enabling the integration of sensors with different operating temperatures. Based on different resistance changes in Pt and PtRh nanosheets toward H2 and NH3, the concentration of each gas was detected from a gas mixture by consuming around 1-mW power. For decreasing the power consumption and further integration of sensors, sensor scaling and pulsed operations were numerically and experimentally studied. In addition to good connectivity of metal nanosheet sensors to large-scale integration (LSI) circuits, improvements of the power consumption by sensor scaling were proven. The pulsed operations required for integrated sensor arrays maintained a sensor response, or a resistance change, of approximately 60%, even when the power consumption was reduced by 20%.

全件表示 >>

KOARA(リポジトリ)収録論文等 【 表示 / 非表示

研究発表 【 表示 / 非表示

  • Voltage-Boosting Wireless Power Delivery System With Fast Load Tracker by ΔΣ-Modulated Sub-Harmonic Resonant Switching

    Ryota Shinoda, Kazutoshi Tomita, Yuya Hasegawa, and Hiroki Ishikuro

    2012 IEEE International Solid-State Circuits Conference (ISSCC) (San Francisco, USA) , 2012年02月, 口頭(一般), IEEE

  • A 0.7V 4.1mW 850Mbps/ch Inductive-Coupling Transceiver with Adaptive Pulse Width Controller in 65nm CMOS

    Takeshi Matsubara, Isamu Hayashi, Abul Hasan Johari, Tadahiro Kuroda, and Hiroki Ishikuro

    2012 IEEE Radio and Wireless Symposium(RWS (Santa Clara, California, USA) , 2012年01月, 口頭(一般), IEEE

  • 1W 3.3V-to-16.3V Boosting Wireless Power Transfer Circuits with Vector Summing Power Controller

    Kazutoshi Tomita, Ryota Shinoda, Tadahiro Kuroda, and Hiroki Ishikuro

    IEEE Asian Solid-State Circuits Conference (ASSCC) (Jeju, Korea) , 2011年11月, 口頭(一般), IEEE

  • A 40nm 50S/S - 8MS/S Ultra Low-Voltage SAR ADC with Timing Optimized Asynchronous Clock Generator

    R.Sekimoto, A.Shikata, T.Kuroda, H.Ishikuro

    37th Solid-State Circuits Conference (ESSCIRC) (Helsinki, Finland) , 2011年09月, 口頭(一般), IEEE

  • A 0.5V 1.1MS/sec 6.3fJ/conversion-step SAR-ADC with Tri-Level Comparator in 40nm CMOS

    Akira Shikata, Ryota Sekimoto, Tadahiro Kuroda, and Hiroki Ishikuro

    VLSIシンポジウム報告会 (東京) , 2011年07月, 口頭(一般), IEEE

全件表示 >>

知的財産権等 【 表示 / 非表示

  • 半導体集積回路装置およびそれを用いた無線通信装置

    特願: 2005-362281  2005年12月 

    特開: 2006-197571  2006年07月 

    特許, 共同, 国内出願

  • 半導体装置

    特願: 2004-252795  2004年08月 

    特開: 2006-74212  2006年03月 

    特許, 共同, 国内出願

  • 半導体集積回路装置

    特願: 2002-108081  2004年04月 

    特開: 2003-304167  2003年10月 

    特許, 共同, 国内出願

  • FMディジタル復調器

    特願: 2001-220801  2001年07月 

    特開: 2003-37442  2003年02月 

    特許, 国内出願

  • 適応型イメージ除去ミキサ

    特許: 6859648  2005年02月

    特許, 共同, PCT国際出願

受賞 【 表示 / 非表示

  • LSI IPデザインアワード

    石黒 仁揮, 2007年04月, 財団法人 電気・電子情報学術振興財団, 磁界結合パルス伝送方式を用いた高速無線インターフェースの設計とファームウェアデバッグシステムへの応用

    受賞区分: 出版社・新聞社・財団等の賞

 

担当授業科目 【 表示 / 非表示

  • 電気情報工学輪講

    2021年度

  • LSI回路設計Ⅱ

    2021年度

  • 総合教育セミナーⅡ

    2021年度

  • 電気情報工学実験第1

    2021年度

  • 総合デザイン工学課題研究

    2021年度

全件表示 >>

 

所属学協会 【 表示 / 非表示

  • 電子情報通信学会, 

    2007年06月
    -
    継続中
  • Symposium on VLSI Circuits, 

    2006年09月
    -
    継続中
  • IEEE Solid-State Circuits Society, 

    2006年06月
    -
    継続中
  • IEICE英文論文誌C, 

    2006年04月
    -
    継続中
  • JJAP SSDM特集号, 

    2002年10月
    -
    2004年02月

全件表示 >>

委員歴 【 表示 / 非表示

  • 2007年06月
    -
    継続中

    編集委員, 電子情報通信学会

  • 2006年09月
    -
    継続中

    Program commitee member, Symposium on VLSI Circuits

  • 2006年06月
    -
    継続中

    会員, IEEE Solid-State Circuits Society

  • 2006年04月
    -
    継続中

    編集委員, IEICE英文論文誌C

     特記事項を見る

    2007年4月号 特集号

  • 2002年10月
    -
    2004年02月

    編集委員, JJAP SSDM特集号

全件表示 >>