English
慶應義塾大学 
理工学部 
情報工学科 

准教授 
松谷 宏紀 
マツタニ ヒロキ 
Hiroki Matsutani 

http://www.arc.ics.keio.ac.jp/~matutani/index.j.html  

プロフィール
2004年 慶應義塾大学環境情報学部卒業。
2008年 同大学大学院理工学研究科後期博士過程修了。博士(工学)。
2009年度より2010年度まで、東京大学大学院情報理工学系研究科 特別研究員、
日本学術振興会 特別研究員(SPD)。
2011年度より2016年度まで、慶應義塾大学理工学部情報工学科専任講師。
現在、慶應義塾大学理工学部情報工学科准教授。
計算機ネットワーク、計算機アーキテクチャ、ビッグデータ基盤技術に関する
研究に従事。 

経歴
日本学術振興会  特別研究員DC1  2006/04/01-2008/03/31 
日本学術振興会  特別研究員PD  2008/04/01-2009/03/31 
日本学術振興会  特別研究員SPD  2009/04/01-2011/03/31 
東京大学大学院  情報理工学系研究科  特別研究員  2009/04/01-2011/03/31 
慶應義塾大学  理工学部  専任講師  2011/04/01-2017/03/31 
国立情報学研究所  客員講師(兼任)  2013/04/01-2017/03/31 
科学技術振興機構  さきがけ研究員(兼任)  2013/10/01-2017/03/31 
慶應義塾大学  理工学部  准教授  2017/04/01-現在 

学歴
慶應義塾大学  環境情報学部  環境情報学科  2004/03/31  卒業  日本 
慶應義塾大学  理工学研究科  開放環境科学専攻  修士  2006/03/31  修了  日本 
慶應義塾大学  理工学研究科  開放環境科学専攻  博士  2008/03/31  修了  日本 

学位
学士(環境情報学)  慶應義塾大学  2004/03 
修士(工学)  慶應義塾大学  2006/03 
博士(工学)  慶應義塾大学  2008/03 

研究分野
計算機システム 
情報ネットワーク 

研究キーワード
計算機アーキテクチャ 
計算機ネットワーク 
ビッグデータ 

競争的資金等の研究課題
リアルタイム性と全データ性を両立するエッジ学習基盤  受託研究  科学技術振興機構  戦略的基礎研究推進事業(CREST)  2017/10-2020/03 
多様な構造型ストレージ技術を統合可能な再構成可能データベース技術  受託研究  科学技術振興機構  戦略的創造研究推進事業さきがけプログラム  2013/10-2017/03 
ワイヤレス3次元ネットワークオンチップの最適化  補助金  日本学術振興会  科学研究費補助金(文部科学省・日本学術振興会)  2011/10-2013/03 
詳細表示...

研究業績(著書)
3D Integration for NoC-based SoC Architectures  Hiroki Matsutani, Michihiro Koibuchi, Tadahiro Kuroda, Hideharu Amano  Chapter 10: 3-D NoC on Inductive Wireless Interconnect  Springer  2010/12 
Low Power Networks-on-Chip  Hiroki Matsutani, Michihiro Koibuchi, Hiroshi Nakamura, Hideharu Amano  Chapter 2: Run-Time Power-Gating Techniques for Low-Power On-Chip Networks  Springer  2010/10 
Networks-on-Chips: Theory and Practice  Michihiro Koibuchi, Hiroki Matsutani  Chapter 3: Networks-on-Chip Protocols  CRC Press  2009/03 
詳細表示...

研究業績(原著論文・解説)
研究論文(学術雑誌)  共著  High-Performance with an In-GPU Graph Database Cache  Shin Morishima, Hiroki Matsutani  IEEE IT Professional  19/ 6, 58-64  2017/12 
研究論文(学術雑誌)  共著  Multilevel NoSQL Cache Combining In-NIC and In-Kernel Approaches  Yuta Tokusashi, Hiroki Matsutani  IEEE Micro  37/ 5, 44-51  2017/10 
研究論文(国際会議プロシーディングス)  共著  A Case for Uni-Directional Network Topologies in Large-Scale Clusters  Michihiro Koibuchi, Tomohiro Totoki, Hiroki Matsutani, Hideharu Amano, Fabien Chaix, Ikki Fujiwara, Henri Casanova  International Conference on Cluster Computing (Cluster'17)  178-187  2017/09 
研究論文(国際会議プロシーディングス)  共著  Order/Radix Problem: Towards Low End-to-End Latency Interconnection Networks  Ryota Yasudo, Michihiro Koibuchi, Koji Nakano, Hiroki Matsutani, Hideharu Amano  International Conference on Parallel Processing (ICPP'17)  322-331  2017/08 
研究論文(学術雑誌)  共著  Scalable Networks-on-Chip with Elastic Links Demarcated by Decentralized Routers  Ryota Yasudo, Hiroki Matsutani, Michihiro Koibuchi, Hideharu Amano, Tadao Nakamura  IEEE Transactions on Computers (TC)  66/ 4, 702-716  2017/04 
詳細表示...

研究業績(口頭・ポスター発表)
口頭発表(招待・特別)  Accelerating Anomaly Detection Algorithms on FPGA-Based High-Speed NICs  International Forum on MPSoC for Software-defined Hardware (MPSoC'18)  2018/08 
口頭発表(招待・特別)  A Building Block 3D System with Inductive-Coupling Through Chip Interfaces  IEEE VLSI Test Symposium (VTS'18)  2018/04 
口頭発表(招待・特別)  Accelerator Design for Big Data Processing Frameworks  International Forum on MPSoC for Software-defined Hardware (MPSoC'17)  2017/07 
口頭発表(招待・特別)  ビックデータ利活用のための計算基盤  電子情報通信学会集積回路研究会 (2016年12月)  2016/12 
公開講演,セミナー,チュートリアル,講習,講義等  大規模コンピュータ・ネッ トワークの建築学  国立情報学研究所 H28年度第2回 産官学連携塾  2016/10 
詳細表示...

受賞歴(賞、称号)
情報処理学会 マイクロソフト情報学研究賞  2018/03 
ACM Recognition of Service Award  2018/01 
電子情報通信学会 情報・システムソサイエティ 査読功労賞  2017/06 
Best Paper Award, International Symposium on Computing and Networking (CANDAR'16)  LOREN: A Scalable Routing Method for Layout-conscious Random Topologies  2016/11 
情報処理学会 特選論文  FPGA NIC向けノンパラメトリックオンライン外れ値検出機構  2016/08 
詳細表示...

担当授業科目
計算機基礎 
アルゴリズム第2 
情報工学実験第2 
VLSI設計演習 
分散システム特論 
詳細表示...

教育実績
Open Cell Libraryを用いたデジタルVLSI設計, 電子情報通信学会2014年ソサイエティ大会, チュートリアル  2014/09-2014/09 
詳細表示...

所属学協会
IEEE 
情報処理学会 
電子情報通信学会 
詳細表示...

委員歴
IEEE Symposium on Low-Power and High-Speed Chips and Systems (COOL Chips)  Organizing committee (Secretary)  2018/04-現在 
IEICE Transactions on Information and Systems, Special Section on Reconfigurable Systems  Guest editor  2018/02-2018/02 
International Conference on High Performance Computing in Asia-Pacific Region (HPC Asia)  Program committee  2018/01-現在 
International Symposium on Networks-on-Chip (NOCS)  Organizing committee (General chair)  2017/10-2017/10 
Design Automation Conference (DAC)  Technical program committee  2017/06-現在 
詳細表示...

  KOARAへのリンク KOARA(慶應義塾大学学術情報リポジトリ)についてはこちら
  KOARA(慶應義塾大学学術情報リポジトリ)についてはこちら